為了慎重起見,在Multisim平臺上根據原圖專門做了壹個仿真電路。2V DC信號和0.1V交流信號之和作為總輸入信號,調零與之無關,所以那個電位器引出的調零信號輸入端接地。輸入信號中交流幹擾與DC信號的比值為0.1/2=5%。無論如何改變這個電阻,輸出總會有雜波,輸出雜波和輸入完全壹樣。交流幹擾與DC輸出的比值仍然是0.1/2=5%!
其實專利局的人壹般都懶得進行實質審查。只要申請人繳納費用,通過形式審查,壹般就可以申請專利。好人要照顧好自己!
Puda2007用戶提出在同相輸入端加壹個電阻接地,但是可以加電阻,加電阻後可以消除交流幹擾,但是電壓放大倍數明顯降低到1以下!
關鍵是模擬電子技術的很多問題在理論上並不明確。